51 990 ₽
Сложность: средний
Продолжительность: 2 дня
Формат участия: в классе/онлайн
Расписание: по согласованию
Описание курса
Xilinx Zynq SoC обеспечивает новый уровень в проектировании встраиваемых процессорных систем. Предназначен для опытных системных архитекторов.
Этот курс описывает возможности и преимущества архитектуры Zynq SoC. Он охватывает архитектуру ARM Cortex-A9 на базе процессора обработки данных (PS) и интеграцию с программируемой логикой (PL) на достаточно глубоком уровне, что позволяет разработчикам встраиваемых систем успешно и эффективно использовать Zynq SoC.
Также в курсе подробно рассматриваются отдельные компоненты, которые составляют процессорную систему: периферийные устройства ввода/вывода, таймеры, кэширование, DMA, прерывания и контроллеры памяти. Акцент делается на эффективном доступе и использовании процессорной системой DDR контроллера из программируемой логики, эффективного интерфейса между PL и PS, методах проектирования, недостатках и преимуществах реализации функций в PS или PL.
Продолжительность
2 дня
Кому будет полезен курс?
Системным разработчикам, интересующимся построением системы на кристалле на основе Zynq
Что нужно знать заранее?
– Опыт проектирования цифровых систем
– Базовые знания микропроцессорной архитектуры
– Базовые знания языка C
– Опыт моделирования на HDL
Программное обеспечение
Vivado Design Suite
Отладочная плата
Zynq-7000 ZedBoard
По завершении курса вы будете иметь все необходимые навыки для того чтобы:
– Описывать архитектуру и компоненты процессорной системы (PS) Zynq
– Соотносить задачи пользовательского дизайна с функцией, преимуществом и использованием Zynq
– Эффективно выбирать и создавать интерфейсы между процессорной системой и программируемой логикой
– Анализировать компромиссы и целесообразность выполнения функции в процессорной системе или программируемой логике
Структура курса
День 1
– Обзор Zynq
– Блок прикладного процессора (APU)
– Лабораторная работа 1: Создание платформы для Zynq
– Блок ввода/вывода процессора
– Введение в AXI
– Интерфейсы Zynq PS-PL
– Лабораторная работа 2: Интеграция программируемой логики в процессорную структуру
– Этапы загрузки Zynq
День 2
– Лабораторная работа 3: Использование DMA в Zynq
– Ресурсы памяти Zynq
– Повышение производительности
– Лабораторная работа 4: Влияние выбора порта на производительность системы
– Конфигурация аппаратной платформы процессорной системы Zynq
– Разработка программного обеспечения для Zynq
– Отладка Zynq
– Лабораторная работа 5: Отладка на Zynq
– Основной набор разработчика для Zynq
– Лабораторная работа 6: Запуск и отладка Linux приложений на Zynq
Описание лабораторных работ
Лабораторная работа 1
Создание платформы для Zynq - использование инструмента Vivado IP Integrator для создания простой процессорной системы.
Лабораторная работа 2
Интеграция программируемой логики в процессорную структуру - соединение модуля на программируемой логике с процессорной системой.
Лабораторная работа 3
Использование DMA в Zynq - эксперимент по эффективному использованию DMA процессорной системы для обмена данными между DDR и программируемой логикой.
Лабораторная работа 4
Влияние выбора порта на производительность системы – изучение проблем с пропускной способностью, связанных с использованием портов Accelerator Coherency Port (ACP) и High Performance (HP).
Лабораторная работа 5
Отладка на Zynq – отладки аппаратных и программных компонентов дизайна на Zynq.
Лабораторная работа 6
Запуск и отладка Linux приложений на Zynq - изучение выполнения программного приложения под операционной системой Linux на Zynq.